Architectures for Computer Vision: From Algorithm to Chip with Verilog

دانلود کتاب Architectures for Computer Vision: From Algorithm to Chip with Verilog

40000 تومان موجود

کتاب معماری برای بینایی کامپیوتر: از الگوریتم تا تراشه با Verilog نسخه زبان اصلی

دانلود کتاب معماری برای بینایی کامپیوتر: از الگوریتم تا تراشه با Verilog بعد از پرداخت مقدور خواهد بود
توضیحات کتاب در بخش جزئیات آمده است و می توانید موارد را مشاهده فرمایید


این کتاب نسخه اصلی می باشد و به زبان فارسی نیست.


امتیاز شما به این کتاب (حداقل 1 و حداکثر 5):

امتیاز کاربران به این کتاب:        تعداد رای دهنده ها: 7


توضیحاتی در مورد کتاب Architectures for Computer Vision: From Algorithm to Chip with Verilog

نام کتاب : Architectures for Computer Vision: From Algorithm to Chip with Verilog
ویرایش : 1
عنوان ترجمه شده به فارسی : معماری برای بینایی کامپیوتر: از الگوریتم تا تراشه با Verilog
سری :
نویسندگان :
ناشر : Wiley
سال نشر : 2014
تعداد صفحات : 469
ISBN (شابک) : 111865918X , 9781118659182
زبان کتاب : English
فرمت کتاب : pdf
حجم کتاب : 7 مگابایت



بعد از تکمیل فرایند پرداخت لینک دانلود کتاب ارائه خواهد شد. درصورت ثبت نام و ورود به حساب کاربری خود قادر خواهید بود لیست کتاب های خریداری شده را مشاهده فرمایید.

توضیحاتی در مورد کتاب :


هونگ جونگ در ژانویه 1988 پس از فارغ التحصیلی از دپارتمان EECS در MIT به دپارتمان مهندسی برق در POSTECH پیوست. او در آزمایشگاه های بل، موری هیل، نیوجرسی کار کرده است و از دپارتمان مهندسی برق در USC بازدید کرده است. او دوره های یکپارچه ای مانند الگوریتم های چند رسانه ای، طراحی Verilog HDL و مهندسی تشخیص را در گروه مهندسی برق در POSTECH تدریس کرده است. او علاقه مند است که شکاف بین الگوریتم های بینایی کامپیوتر و معماری های VLSI را با استفاده از GPU و زبان های پیشرفته HDL برطرف کند.


توضیحاتی در مورد کتاب به زبان اصلی :


Hong Jeong joined the Department of Electrical Engineering at POSTECH in January 1988, after graduating from the Department of EECS at MIT. He has worked at Bell Labs, Murray Hill, New Jersey and has visited the Department of Electrical Engineering at USC. He has taught integrated courses, such as multimedia algorithms, Verilog HDL design, and recognition engineering, in the Department of Electrical Engineering at POSTECH. He is interested in illing in the gaps between computer vision algorithms and VLSI architectures, using GPU and advanced HDL languages



پست ها تصادفی