توضیحاتی در مورد کتاب Behavioral Synthesis and Component Reuse with VHDL
نام کتاب : Behavioral Synthesis and Component Reuse with VHDL
ویرایش : 1
عنوان ترجمه شده به فارسی : سنتز رفتاری و استفاده مجدد از اجزا با VHDL
سری :
نویسندگان : Ahmed A. Jerraya, Hong Ding, Polen Kission, Maher Rahmouni (auth.)
ناشر : Springer US
سال نشر : 1997
تعداد صفحات : 274
ISBN (شابک) : 9781461378990 , 9781461563150
زبان کتاب : English
فرمت کتاب : pdf
حجم کتاب : 18 مگابایت
بعد از تکمیل فرایند پرداخت لینک دانلود کتاب ارائه خواهد شد. درصورت ثبت نام و ورود به حساب کاربری خود قادر خواهید بود لیست کتاب های خریداری شده را مشاهده فرمایید.
توضیحاتی در مورد کتاب :
بهبود کیفیت طراحیهای مدار مجتمع و بهرهوری طراح را میتوان با ترکیبی از دو عامل به دست آورد:
- استفاده از روشهای طراحی ساختاریافتهتر برای استفاده مجدد گسترده از اجزاء و زیرسیستمهای موجود. به نظر می رسد که 70 درصد طرح های جدید با اجزای موجود مطابقت دارد که به دلیل فقدان متدولوژی و ابزار، قابل استفاده مجدد نیستند.
- ارائه ابزارهای طراحی سطح بالاتر که امکان شروع از سطح بالاتری از انتزاع را فراهم می کند. پس از موفقیت و پذیرش گسترده منطق و سنتز RTL، مرحله بعدی سنتز رفتاری است که معمولاً سنتز معماری یا سطح بالا نامیده می شود.
سنتز رفتاری و استفاده مجدد از مولفه ها با VHDL روش ها و تکنیک هایی را برای سنتز رفتاری مبتنی بر VHDL و استفاده مجدد از اجزا ارائه می دهد. هدف توسعه استراتژی های مدل سازی VHDL برای ابزارهای نوظهور سنتز رفتاری است. توجه ویژه به روشهای طراحی ساختاریافته و مدولار داده میشود که اجازه میدهد مشخصات رفتاری سلسله مراتبی و استفاده مجدد از طراحی را فراهم کند. هدف این کتاب بحث در مورد سنتز رفتاری به طور کلی یا بحث در مورد یک ابزار خاص نیست، بلکه توصیف مسائل خاص مربوط به سنتز رفتاری توصیف VHDL است.
این کتاب طراحانی را هدف قرار می دهد که باید از ابزارهای ترکیب رفتاری استفاده کنند یا می خواهند امکانات واقعی این فناوری نوظهور را کشف کنند. این کتاب همچنین مورد علاقه معلمان و دانش آموزانی است که علاقه مند به یادگیری یا آموزش سنتز رفتاری مبتنی بر VHDL هستند.
فهرست مطالب :
Front Matter....Pages i-xxi
Introduction....Pages 1-22
Models for Behavioral Synthesis....Pages 23-65
VHDL Modeling for Behavioral Synthesis....Pages 67-124
Behavioral VHDL Description Styles for Design Reuse....Pages 125-152
Anatomy of a Behavioral Synthesis System Based on VHDL....Pages 153-199
Case Study: Hierarchical Design Using Behavioral Synthesis....Pages 201-213
Case Study: Modular Design Using Behavioral Synthesis....Pages 215-245
Back Matter....Pages 247-263
توضیحاتی در مورد کتاب به زبان اصلی :
Improvement in the quality of integrated circuit designs and a designer's productivity can be achieved by a combination of two factors:
- Using more structured design methodologies for extensive reuse of existing components and subsystems. It seems that 70% of new designs correspond to existing components that cannot be reused because of a lack of methodologies and tools.
- Providing higher level design tools allowing to start from a higher level of abstraction. After the success and the widespread acceptance of logic and RTL synthesis, the next step is behavioral synthesis, commonly called architectural or high-level synthesis.
Behavioral Synthesis and Component Reuse with VHDL provides methods and techniques for VHDL based behavioral synthesis and component reuse. The goal is to develop VHDL modeling strategies for emerging behavioral synthesis tools. Special attention is given to structured and modular design methods allowing hierarchical behavioral specification and design reuse. The goal of this book is not to discuss behavioral synthesis in general or to discuss a specific tool but to describe the specific issues related to behavioral synthesis of VHDL description.
This book targets designers who have to use behavioral synthesis tools or who wish to discover the real possibilities of this emerging technology. The book will also be of interest to teachers and students interested to learn or to teach VHDL based behavioral synthesis.