Design of High-Performance CMOS Voltage-Controlled Oscillators

دانلود کتاب Design of High-Performance CMOS Voltage-Controlled Oscillators

56000 تومان موجود

کتاب طراحی نوسان سازهای کنترل شده با ولتاژ CMOS با کارایی بالا نسخه زبان اصلی

دانلود کتاب طراحی نوسان سازهای کنترل شده با ولتاژ CMOS با کارایی بالا بعد از پرداخت مقدور خواهد بود
توضیحات کتاب در بخش جزئیات آمده است و می توانید موارد را مشاهده فرمایید


در صورت ایرانی بودن نویسنده امکان دانلود وجود ندارد و مبلغ عودت داده خواهد شد

این کتاب نسخه اصلی می باشد و به زبان فارسی نیست.


امتیاز شما به این کتاب (حداقل 1 و حداکثر 5):

امتیاز کاربران به این کتاب:        تعداد رای دهنده ها: 4


توضیحاتی در مورد کتاب Design of High-Performance CMOS Voltage-Controlled Oscillators

نام کتاب : Design of High-Performance CMOS Voltage-Controlled Oscillators
ویرایش : 1 ed.
عنوان ترجمه شده به فارسی : طراحی نوسان سازهای کنترل شده با ولتاژ CMOS با کارایی بالا
سری : The Springer International Series in Engineering and Computer Science 708
نویسندگان : ,
ناشر : Springer US
سال نشر : 2003
تعداد صفحات : 158 [169]
ISBN (شابک) : 978-1-4613-54 , 978-1-4615-11
زبان کتاب : English
فرمت کتاب : pdf
حجم کتاب : 9 Mb



بعد از تکمیل فرایند پرداخت لینک دانلود کتاب ارائه خواهد شد. درصورت ثبت نام و ورود به حساب کاربری خود قادر خواهید بود لیست کتاب های خریداری شده را مشاهده فرمایید.

توضیحاتی در مورد کتاب :




طراحی نوسان سازهای کنترل شده با ولتاژ CMOS با کارایی بالا یک چارچوب مدل سازی نویز فاز برای نوسان سازهای حلقه CMOS ارائه می دهد. تجزیه و تحلیل هم عملکرد خطی و هم غیرخطی را در نظر می گیرد. این نشان می دهد که برای به حداقل رساندن نویز فاز ، باید سوئیچینگ سریع راه آهن به ریلی حاصل شود. علاوه بر این ، در طراحی معمولی ، سر و صدای سوسو زدن در مدار تعصب می تواند به طور بالقوه بر سر و صدای فاز در فرکانس های افست کم حاکم باشد. بنابراین ، برای PLL های پهنای باند باریک ، تبدیل نویز برای مدارهای تعصب باید به حداقل برسد. ما فاکتور Q مؤثر (QEFF) را برای نوسان ساز حلقه تعریف می کنیم و افزایش آن را برای فرآیندهای CMOS با اندازه ویژگی های کوچکتر پیش بینی می کنیم. تجزیه و تحلیل نویز فاز ما از طریق نتایج شبیه سازی و اندازه گیری تأیید می شود. بهبود ایمنی و صدای بستر از یک PLL یک کار چالش برانگیز در محیط های خصمانه مانند یک تراشه ریز پردازنده است که در آن میلیون ها دروازه دیجیتال وجود دارد.



توضیحاتی در مورد کتاب به زبان اصلی :


Design of High-Performance CMOS Voltage-Controlled Oscillators presents a phase noise modeling framework for CMOS ring oscillators. The analysis considers both linear and nonlinear operation. It indicates that fast rail-to-rail switching has to be achieved to minimize phase noise. Additionally, in conventional design the flicker noise in the bias circuit can potentially dominate the phase noise at low offset frequencies. Therefore, for narrow bandwidth PLLs, noise up conversion for the bias circuits should be minimized. We define the effective Q factor (Qeff) for ring oscillators and predict its increase for CMOS processes with smaller feature sizes. Our phase noise analysis is validated via simulation and measurement results.
The digital switching noise coupled through the power supply and substrate is usually the dominant source of clock jitter. Improving the supply and substrate noise immunity of a PLL is a challenging job in hostile environments such as a microprocessor chip where millions of digital gates are present.




پست ها تصادفی