Digital Timing Macromodeling for VLSI Design Verification

دانلود کتاب Digital Timing Macromodeling for VLSI Design Verification

38000 تومان موجود

کتاب ماکرومدلینگ زمان‌بندی دیجیتال برای تأیید طراحی VLSI نسخه زبان اصلی

دانلود کتاب ماکرومدلینگ زمان‌بندی دیجیتال برای تأیید طراحی VLSI بعد از پرداخت مقدور خواهد بود
توضیحات کتاب در بخش جزئیات آمده است و می توانید موارد را مشاهده فرمایید


این کتاب نسخه اصلی می باشد و به زبان فارسی نیست.


امتیاز شما به این کتاب (حداقل 1 و حداکثر 5):

امتیاز کاربران به این کتاب:        تعداد رای دهنده ها: 10


توضیحاتی در مورد کتاب Digital Timing Macromodeling for VLSI Design Verification

نام کتاب : Digital Timing Macromodeling for VLSI Design Verification
ویرایش : 1
عنوان ترجمه شده به فارسی : ماکرومدلینگ زمان‌بندی دیجیتال برای تأیید طراحی VLSI
سری : The Springer International Series in Engineering and Computer Science 319
نویسندگان : ,
ناشر : Springer US
سال نشر : 1995
تعداد صفحات : 275
ISBN (شابک) : 9781461359821 , 9781461523215
زبان کتاب : English
فرمت کتاب : pdf
حجم کتاب : 18 مگابایت



بعد از تکمیل فرایند پرداخت لینک دانلود کتاب ارائه خواهد شد. درصورت ثبت نام و ورود به حساب کاربری خود قادر خواهید بود لیست کتاب های خریداری شده را مشاهده فرمایید.

توضیحاتی در مورد کتاب :




Macromodeling زمان‌بندی دیجیتال برای تأیید طراحی VLSI اول از همه تاریخچه گسترده‌ای از توسعه تکنیک‌های شبیه‌سازی را ارائه می‌دهد. این بحث مفصلی در مورد تکنیک‌های مختلف پیاده‌سازی شده در مدار، زمان‌بندی، زمان‌بندی سریع، زمان‌بندی سطح سوئیچ، سطح سوئیچ و شبیه‌سازی سطح دروازه ارائه می‌کند. همچنین روش های شبیه سازی حالت مختلط و تجزیه و تحلیل اتصال را مورد بحث قرار می دهد. بررسی در فصل 2 درک درستی از مزایا و معایب بسیاری از تکنیک های بکار رفته در مدل های ماکرو دیجیتال مدرن ارائه می دهد.
این کتاب همچنین طیف گسترده‌ای از تکنیک‌ها را برای انجام مدل‌سازی ماکرو غیرخطی زیرمدارهای دیجیتال MOS ارائه می‌کند که تعداد زیادی از کاستی‌های موجود در مدل‌های ماکرو MOS دیجیتال موجود را برطرف می‌کند. به طور خاص، تکنیک ها به جزئیات مدل دستگاه، ظرفیت کوپلینگ ترانزیستور، مدولاسیون طول کانال موثر، کاهش سری ترانزیستور، رسانایی موثر، وابستگی ترمینال ورودی، ظرفیت انگلی گیت، اثر بدنه، تاثیر اتصالات انگلی RC و اثر دروازه های انتقال این تکنیک‌ها به منابع اصلی خطاها در تکنیک‌های مدل‌سازی کلان موجود می‌پردازند، که اگر قرار است مدل‌سازی کلان در ابزارهای CAD تجاری توسط طراحان تراشه پذیرفته شود، باید به آنها رسیدگی شود. تکنیک های ارائه شده در فصل های 4-6 را می توان در ماکرومدل های دیگر پیاده سازی کرد و با استفاده از مدل کلان ارائه شده در فصل 3 نشان داده شده است. بنابراین طیف گسترده ای از کاربرد این تکنیک ها را نشان می دهد.


فهرست مطالب :


Front Matter....Pages i-xxi
Introduction....Pages 1-13
Survey of Simulation and Macromodeling Techniques....Pages 15-92
A Nonlinear Macromodel....Pages 93-123
Reduction Techniques for Complex Gates....Pages 125-169
Accounting for RC-Interconnects....Pages 171-190
Transmission Gate Modeling....Pages 191-198
Conclusions....Pages 199-203
Back Matter....Pages 205-265

توضیحاتی در مورد کتاب به زبان اصلی :


Digital Timing Macromodeling for VLSI Design Verification first of all provides an extensive history of the development of simulation techniques. It presents detailed discussion of the various techniques implemented in circuit, timing, fast-timing, switch-level timing, switch-level, and gate-level simulation. It also discusses mixed-mode simulation and interconnection analysis methods. The review in Chapter 2 gives an understanding of the advantages and disadvantages of the many techniques applied in modern digital macromodels.
The book also presents a wide variety of techniques for performing nonlinear macromodeling of digital MOS subcircuits which address a large number of shortcomings in existing digital MOS macromodels. Specifically, the techniques address the device model detail, transistor coupling capacitance, effective channel length modulation, series transistor reduction, effective transconductance, input terminal dependence, gate parasitic capacitance, the body effect, the impact of parasitic RC-interconnects, and the effect of transmission gates. The techniques address major sources of errors in existing macromodeling techniques, which must be addressed if macromodeling is to be accepted in commercial CAD tools by chip designers. The techniques presented in Chapters 4-6 can be implemented in other macromodels, and are demonstrated using the macromodel presented in Chapter 3. The new techniques are validated over an extremely wide range of operating conditions: much wider than has been presented for previous macromodels, thus demonstrating the wide range of applicability of these techniques.




پست ها تصادفی