توضیحاتی در مورد کتاب Logic synthesis for low power VLSI designs
نام کتاب : Logic synthesis for low power VLSI designs
ویرایش : 1998
عنوان ترجمه شده به فارسی : سنتز منطقی برای طرح های کم مصرف VLSI
سری :
نویسندگان : Iman. Sasan, Pedram. Massoud
ناشر : Kluwer Academic Publishers,Springer
سال نشر : 1998
تعداد صفحات : 258
ISBN (شابک) : 0792380762 , 9780792380764
زبان کتاب : English
فرمت کتاب : pdf
حجم کتاب : 97 مگابایت
بعد از تکمیل فرایند پرداخت لینک دانلود کتاب ارائه خواهد شد. درصورت ثبت نام و ورود به حساب کاربری خود قادر خواهید بود لیست کتاب های خریداری شده را مشاهده فرمایید.
توضیحاتی در مورد کتاب :
سنتز منطق برای طرح های VLSI با قدرت کم یک درمان سیستماتیک و جامع از مدل سازی قدرت و بهینه سازی در سطح منطق ارائه می دهد. به طور دقیق تر ، این کتاب ارائه مفصلی از روش شناسی ها ، الگوریتم ها و ابزارهای CAD برای مدل سازی قدرت ، برآورد و تجزیه و تحلیل ، سنتز و بهینه سازی در سطح منطق را ارائه می دهد. سنتز منطق برای طرح های VLSI با قدرت کم حاوی توضیحات مفصلی از تحولات منطق وابسته به فناوری و بهینه سازی ها ، تجزیه فناوری و نقشه برداری و تکنیک های بهینه سازی ساختاری پس از نقشه برداری برای قدرت کم است. همچنین بر تکنیک های تجارت برای مدارهای منطقی دو سطح و چند سطحی که شامل اتلاف قدرت و سرعت مدار است ، تأکید می کند ، به این امید که خوانندگان بتوانند در حالی که محدودیت های زمان بندی را برآورده می کنند ، مسائل و روش های دستیابی به هدف خود را درک کنند. بشر
سنتز منطق برای طرح های VLSI کم قدرت برای مهندسان طراحی VLSI ، متخصصان CAD و دانش آموزانی که دانش اساسی در مورد طراحی دیجیتال CMOS و سنتز منطق داشته اند ، نوشته شده است.
فهرست مطالب :
Content: I. Background, Terminology, and Power Modeling. 1. Introduction. 2. Technology Independent Power Analysis and Modeling --
II. Two-level Function Optimization for Low Power. 3. Two-Level Logic Minimization in CMOS Circuits. 4. Two-Level Logic Minimization in PLAs --
III. Multi-level Network Optimization for Low Power. 5. Logic Restructuring for Low Power. 6. Logic Minimization for Low Power. 7. Technology Dependent Optimization for Low Power / Chi-ying Tsui. 8. Post Mapping Structural Optimization for Low Power --
IV. Power Optimization Methodology. 9. POSE: Power Optimization and Synthesis Environment --
V. Conclusion. 10. Concluding Remarks.
توضیحاتی در مورد کتاب به زبان اصلی :
Logic Synthesis for Low Power VLSI Designs presents a systematic and comprehensive treatment of power modeling and optimization at the logic level. More precisely, this book provides a detailed presentation of methodologies, algorithms and CAD tools for power modeling, estimation and analysis, synthesis and optimization at the logic level. Logic Synthesis for Low Power VLSI Designs contains detailed descriptions of technology-dependent logic transformations and optimizations, technology decomposition and mapping, and post-mapping structural optimization techniques for low power. It also emphasizes the trade-off techniques for two-level and multi-level logic circuits that involve power dissipation and circuit speed, in the hope that the readers can better understand the issues and ways of achieving their power dissipation goal while meeting the timing constraints.
Logic Synthesis for Low Power VLSI Designs is written for VLSI design engineers, CAD professionals, and students who have had a basic knowledge of CMOS digital design and logic synthesis