دانلود کتاب طراحی مدار RF کم توان در فناوری استاندارد CMOS بعد از پرداخت مقدور خواهد بود
توضیحات کتاب در بخش جزئیات آمده است و می توانید موارد را مشاهده فرمایید
نام کتاب : Low Power RF Circuit Design in Standard CMOS Technology
ویرایش : 1
عنوان ترجمه شده به فارسی : طراحی مدار RF کم توان در فناوری استاندارد CMOS
سری : Lecture Notes in Electrical Engineering 104
نویسندگان : Unai Alvarado, Guillermo Bistué, Iñigo Adín (auth.)
ناشر : Springer-Verlag Berlin Heidelberg
سال نشر : 2012
تعداد صفحات : 257
ISBN (شابک) : 3642229867 , 9783642229862
زبان کتاب : English
فرمت کتاب : pdf
حجم کتاب : 14 مگابایت
بعد از تکمیل فرایند پرداخت لینک دانلود کتاب ارائه خواهد شد. درصورت ثبت نام و ورود به حساب کاربری خود قادر خواهید بود لیست کتاب های خریداری شده را مشاهده فرمایید.
مصرف کم انرژی یکی از مسائل مهم در عملکرد دستگاه های کوچک دستی با باتری است. پایانه های تلفن همراه دارای تعداد روزافزونی از جایگزین های ارتباط بی سیم از جمله GPS، بلوتوث، GSM، 3G، WiFi یا DVB-H هستند. با توجه به اینکه کل توان موجود برای هر ترمینال به دلیل افزایش نسبتا آهسته عملکرد باتری مورد انتظار در آینده نزدیک محدود می شود، نیاز به مدارهای کارآمد در حال حاضر حیاتی است. این کتاب تکنیک های اساسی موجود برای طراحی مدارهای آنالوگ RF CMOS کم توان را ارائه می دهد. این به طراحان مدار راهنمای کاملی از جایگزینها برای بهینهسازی مصرف برق میدهد و کاربرد این قوانین را در رایجترین بلوکهای ساختمانی RF توضیح میدهد: LNA، میکسرها و PLL. این با استفاده از مثالهای عملی تنظیم شده است و چشماندازی منحصربهفرد ارائه میدهد، زیرا طراحانی را که در فرآیند استاندارد CMOS کار میکنند و تمام محدودیتهای ذاتی این فناوریها را هدف قرار میدهد.
Low Power Consumption is one of the critical issues in the performance of small battery-powered handheld devices. Mobile terminals feature an ever increasing number of wireless communication alternatives including GPS, Bluetooth, GSM, 3G, WiFi or DVB-H. Considering that the total power available for each terminal is limited by the relatively slow increase in battery performance expected in the near future, the need for efficient circuits is now critical. This book presents the basic techniques available to design low power RF CMOS analogue circuits. It gives circuit designers a complete guide of alternatives to optimize power consumption and explains the application of these rules in the most common RF building blocks: LNA, mixers and PLLs. It is set out using practical examples and offers a unique perspective as it targets designers working within the standard CMOS process and all the limitations inherent in these technologies.