دسته: الکترونیک: VLSI
دانلود کتاب به حداقل رساندن و بهره برداری از نشت در طراحی VLSI بعد از پرداخت مقدور خواهد بود
توضیحات کتاب در بخش جزئیات آمده است و می توانید موارد را مشاهده فرمایید
نام کتاب : Minimizing and Exploiting Leakage in VLSI Design
ویرایش : 1
عنوان ترجمه شده به فارسی : به حداقل رساندن و بهره برداری از نشت در طراحی VLSI
سری :
نویسندگان : Nikhil Jayakumar, Suganth Paul, Rajesh Garg, Kanupriya Gulati, Sunil P. Khatri (auth.)
ناشر : Springer US
سال نشر : 2010
تعداد صفحات : 229
ISBN (شابک) : 1441909494 , 9781441909497
زبان کتاب : English
فرمت کتاب : pdf
حجم کتاب : 5 مگابایت
بعد از تکمیل فرایند پرداخت لینک دانلود کتاب ارائه خواهد شد. درصورت ثبت نام و ورود به حساب کاربری خود قادر خواهید بود لیست کتاب های خریداری شده را مشاهده فرمایید.
به حداقل رساندن و بهره برداری از نشت در طراحی VLSI
نیخیل جایاکومار، سوگانث پل، راجش گارگ، کانوپریا گولاتی و سونیل پی. خاتری
مصرف برق مدارهای مجتمع VLSI (مقیاس بسیار بزرگ) با سرعت نگران کننده ای در حال افزایش است. این افزایش در مصرف برق، همراه با افزایش تقاضا برای وسایل الکترونیکی قابل حمل/دستی، امروزه مصرف برق را به یک نگرانی غالب در طراحی مدارهای VLSI تبدیل کرده است. به طور سنتی، توان دینامیکی (سوئیچینگ) بر مصرف برق کل یک IC غالب بوده است. با این حال، با توجه به روند مقیاس بندی فعلی، قدرت نشتی در حال حاضر به یک جزء اصلی از کل مصرف برق در مدارهای VLSI تبدیل شده است. کاهش توان نشتی به ویژه در وسایل الکترونیکی قابل حمل/دستی مانند تلفنهای همراه و PDA بسیار مهم است.
این کتاب تکنیک هایی را با هدف کاهش و بهره برداری از توان نشتی در آی سی های دیجیتال VLSI ارائه می کند. بخش اول این کتاب چندین رویکرد برای کاهش نشتی در مدار ارائه میکند. بخش دوم این کتاب به خوانندگان نشان میدهد که چگونه با استفاده از منطق زیرآستانه، با تعصب بدنه تطبیقی، مشکل نشت را به یک فرصت تبدیل کنند تا طرحها را در برابر تغییرات مقاوم کنند. بخش سوم این کتاب با استفاده از ایده های ارائه شده در قسمت دوم این کتاب، جزئیات طراحی و اجرای یک آی سی زیر آستانه را ارائه می کند.
<. LI> یک متدولوژی طراحی عملی و با تحمل تغییرات را برای پیادهسازی منطق زیرآستانه با استفاده از بایاس بدنه تطبیقی حلقه بسته (ABB) و طراحی مبتنی بر شبکه PLA (NPLA) ارائه میکند. علاوه بر این، تکنیکهای ریزلولهسازی ناهمزمان ارائه شدهاند تا به طور قابلتوجهی جریمه سرعت طراحی زیرآستانه را بازیابی کنند.
Minimizing and Exploiting Leakage in VLSI Design
Nikhil Jayakumar, Suganth Paul, Rajesh Garg, Kanupriya Gulati and Sunil P. Khatri
Power consumption of VLSI (Very Large Scale Integrated) circuits has been growing at an alarmingly rapid rate. This increase in power consumption, coupled with the increasing demand for portable/hand-held electronics, has made power consumption a dominant concern in the design of VLSI circuits today. Traditionally, dynamic (switching) power has dominated the total power consumption of an IC. However, due to current scaling trends, leakage power has now become a major component of the total power consumption in VLSI circuits. Leakage power reduction is especially important in portable/hand-held electronics such as cell-phones and PDAs.
This book presents techniques aimed at reducing and exploiting leakage power in digital VLSI ICs. The first part of this book presents several approaches to reduce leakage in a circuit. The second part of this book shows readers how to turn the leakage problem into an opportunity, through the use of sub-threshold logic, with adaptive body bias to make the designs robust to variations. The third part of this book presents design and implementation details of a sub-threshold IC, using the ideas presented in the second part of this book.