دانلود کتاب اجتناب از تداخل در تراشه در طراحی VLSI بعد از پرداخت مقدور خواهد بود
توضیحات کتاب در بخش جزئیات آمده است و می توانید موارد را مشاهده فرمایید
نام کتاب : On and Off-Chip Crosstalk Avoidance in VLSI Design
ویرایش : 1
عنوان ترجمه شده به فارسی : اجتناب از تداخل در تراشه در طراحی VLSI
سری :
نویسندگان : Chunjie Duan, Brock J. LaMeres, Sunil P. Khatri (auth.)
ناشر : Springer US
سال نشر : 2010
تعداد صفحات : 249
ISBN (شابک) : 9781441909466 , 9781441909473
زبان کتاب : English
فرمت کتاب : pdf
حجم کتاب : 6 مگابایت
بعد از تکمیل فرایند پرداخت لینک دانلود کتاب ارائه خواهد شد. درصورت ثبت نام و ورود به حساب کاربری خود قادر خواهید بود لیست کتاب های خریداری شده را مشاهده فرمایید.
اجتناب از تبادل نظر روی و خارج از تراشه در طراحی VLSI
چونجی دوان، براک جی. لامرز و سونیل پی. خاتری
زیر میکرون عمیق (DSM ) فرآیندها چالش های زیادی را برای طراحان مدار یکپارچه سازی در مقیاس بسیار بزرگ (VLSI) ایجاد می کند. یکی از بزرگترین چالشها، تداخل بین سیمی در گذرگاههای گذرگاه روی و خارج از تراشه است. تداخل خازنی در گذرگاههای روی تراشه با کاهش اندازه ویژگیهای فرآیندهای ساخت VLSI قابل توجه میشود، در حالی که گفتگوی متقابل القایی برای گذرگاههایی با نرخ انتقال دادههای خارج از تراشه بالا مشکلساز میشود. وجود تداخل تا حد زیادی سرعت را محدود می کند و مصرف انرژی طراحی آی سی را افزایش می دهد.
این کتاب رویکردهایی را برای جلوگیری از تداخل در هر دو روی تراشه و همچنین خارج از تراشه ارائه می کند. اتوبوس ها این رویکردها به کاربر این امکان را میدهد که میزان کاهش تداخل را با هزینههای سربار پیادهسازی مربوطه عوض کند. به این ترتیب، مجموعهای از تکنیکها ارائه میشود که به بهبود سرعت و مصرف برق اتصال اتوبوس کمک میکند. این تکنیکها دادهها را قبل از انتقال از طریق گذرگاه رمزگذاری میکنند تا از برخی شرایط تداخل نامطلوب جلوگیری کنند و در نتیجه سرعت اتوبوس و/یا مصرف انرژی را بهبود بخشند. به طور خاص، این کتاب:
On- and Off-Chip Crosstalk Avoidance in VLSI Design
Chunjie Duan, Brock J. LaMeres and Sunil P. Khatri
Deep Submicron (DSM) processes present many challenges to Very Large Scale Integration (VLSI) circuit designers. One of the greatest challenges is inter-wire crosstalk within on- and off-chip bus traces. Capacitive crosstalk in on-chip busses becomes significant with shrinking feature sizes of VLSI fabrication processes, while inductive cross-talk becomes a problem for busses with high off-chip data transfer rates. The presence of crosstalk greatly limits the speed and increases the power consumption of an IC design.
This book presents approaches to avoid crosstalk in both on-chip as well as off-chip busses. These approaches allow the user to trade off the degree of crosstalk mitigation against the associated implementation overheads. In this way, a continuum of techniques is presented, which help improve the speed and power consumption of the bus interconnect. These techniques encode data before transmission over the bus to avoid certain undesirable crosstalk conditions and thereby improve the bus speed and/or energy consumption. In particular, this book: