توضیحاتی در مورد کتاب Skew-Tolerant Circuit Design (The Morgan Kaufmann Series in Computer Architecture and Design)
نام کتاب : Skew-Tolerant Circuit Design (The Morgan Kaufmann Series in Computer Architecture and Design)
ویرایش : 1
عنوان ترجمه شده به فارسی : طراحی مدار Skew-Tolerant (سری مورگان کافمن در معماری و طراحی رایانه)
سری :
نویسندگان : David Harris
ناشر :
سال نشر : 2000
تعداد صفحات : 239
ISBN (شابک) : 155860636X , 9780080541266
زبان کتاب : English
فرمت کتاب : pdf
حجم کتاب : 11 مگابایت
بعد از تکمیل فرایند پرداخت لینک دانلود کتاب ارائه خواهد شد. درصورت ثبت نام و ورود به حساب کاربری خود قادر خواهید بود لیست کتاب های خریداری شده را مشاهده فرمایید.
توضیحاتی در مورد کتاب :
همانطور که پیشرفت در فن آوری و طراحی مدار، فرکانس های عملیاتی ریزپردازنده ها، DSP ها و سایر تراشه های سریع را افزایش می دهد، چالش های طراحی جدید همچنان ظاهر می شوند. یکی از محدودیتهای عملکردی عمده در طراحیهای تراشههای امروزی، انحراف ساعت، عدم قطعیت در زمانهای ورود بین یک جفت ساعت است. افزایش فرکانس ساعت، بسیاری از مهندسان را وادار میکند تا در بودجه زمانبندی خود تجدید نظر کنند و از تکنیکهای مدارهای متحمل چولگی برای مدارهای دومینو و استاتیک استفاده کنند. در حالی که طراحان ارشد برای مدت طولانی تکنیک های خود را برای کاهش سربار توالی مدارهای دومینو توسعه داده اند، این دانش معمولاً به عنوان اسرار تجاری محافظت می شود و به ندرت به اشتراک گذاشته شده است. طراحی مدار متحمل به کج روشی سیستماتیک برای دستیابی به یک هدف ارائه میکند و آن را در دست همه طراحان قرار میدهد. این کتاب به وضوح تکنیکهای مقاوم در برابر انحراف را ارائه میکند و نشان میدهد که چگونه چالشهای ساعت، چفت و انحراف ساعت را برطرف میکنند. این برنامه آموزشی کاملاً دقیق و خلاصهای روشنتر از جدیدترین ادبیات در مورد این مسائل مهم انحراف ساعت را در اختیار طراح مدار تمرینکننده قرار میدهد. * جدیدترین پیشرفتها در طراحی مقاوم به کج را در یک آموزش منسجم ترکیب میکند* دستورالعملها و توصیههای دقیقی را ارائه میدهد که با تصاویر طنز آمیز نقطهگذاری شدهاند* شامل تمرینهایی برای آزمایش درک مفاهیم کلیدی و راهحلهای تمرینهای انتخابی
توضیحاتی در مورد کتاب به زبان اصلی :
As advances in technology and circuit design boost operating frequencies of microprocessors, DSPs and other fast chips, new design challenges continue to emerge. One of the major performance limitations in today's chip designs is clock skew, the uncertainty in arrival times between a pair of clocks. Increasing clock frequencies are forcing many engineers to rethink their timing budgets and to use skew-tolerant circuit techniques for both domino and static circuits. While senior designers have long developed their own techniques for reducing the sequencing overhead of domino circuits, this knowledge has routinely been protected as trade secret and has rarely been shared. Skew-Tolerant Circuit Design presents a systematic way of achieving the same goal and puts it in the hands of all designers.This book clearly presents skew-tolerant techniques and shows how they address the challenges of clocking, latching, and clock skew. It provides the practicing circuit designer with a clearly detailed tutorial and an insightful summary of the most recent literature on these critical clock skew issues. * Synthesizes the most recent advances in skew-tolerant design in one cohesive tutorial* Provides incisive instruction and advice punctuated by humorous illustrations* Includes exercises to test understanding of key concepts and solutions to selected exercises