Timed Boolean Functions: A Unified Formalism for Exact Timing Analysis

دانلود کتاب Timed Boolean Functions: A Unified Formalism for Exact Timing Analysis

دسته: ریاضیات گسسته

30000 تومان موجود

کتاب توابع بولی زمان بندی شده: فرمالیسم یکپارچه برای تجزیه و تحلیل زمان بندی دقیق نسخه زبان اصلی

دانلود کتاب توابع بولی زمان بندی شده: فرمالیسم یکپارچه برای تجزیه و تحلیل زمان بندی دقیق بعد از پرداخت مقدور خواهد بود
توضیحات کتاب در بخش جزئیات آمده است و می توانید موارد را مشاهده فرمایید


این کتاب نسخه اصلی می باشد و به زبان فارسی نیست.


امتیاز شما به این کتاب (حداقل 1 و حداکثر 5):

امتیاز کاربران به این کتاب:        تعداد رای دهنده ها: 10


توضیحاتی در مورد کتاب Timed Boolean Functions: A Unified Formalism for Exact Timing Analysis

نام کتاب : Timed Boolean Functions: A Unified Formalism for Exact Timing Analysis
عنوان ترجمه شده به فارسی : توابع بولی زمان بندی شده: فرمالیسم یکپارچه برای تجزیه و تحلیل زمان بندی دقیق
سری : The Springer International Series in Engineering and Computer Science
نویسندگان : ,
ناشر : Springer
سال نشر : 1994
تعداد صفحات : 297
ISBN (شابک) : 0792394542 , 9780792394549
زبان کتاب : English
فرمت کتاب : djvu    درصورت درخواست کاربر به PDF تبدیل می شود
حجم کتاب : 4 مگابایت



بعد از تکمیل فرایند پرداخت لینک دانلود کتاب ارائه خواهد شد. درصورت ثبت نام و ورود به حساب کاربری خود قادر خواهید بود لیست کتاب های خریداری شده را مشاهده فرمایید.

توضیحاتی در مورد کتاب :


تحقیقات زمان‌بندی در سیستم‌های VLSI با کارایی بالا در چند سال گذشته با سرعت ثابتی پیشرفت کرده است. اما ابزارها، به ویژه مکانیسم های نظری، عقب مانده اند. بسیاری از تحقیقات زمان‌بندی کنونی به شدت به نمودارهای زمان‌بندی تکیه می‌کنند، که اگرچه بصری هستند، اما برای تجزیه و تحلیل طرح‌های بزرگ با پارامترهای بسیار ناکافی هستند. علاوه بر این، نمودارهای زمان‌بندی تنها تقریب‌ها را ارائه می‌دهند، نه راه‌حل‌های دقیقی را برای بسیاری از مسائل زمان‌بندی و بینش کمی در مواردی که ویژگی‌های زمانی یک طرح با عملکردهای منطقی طرح در تعامل است، ارائه می‌کنند. توابع بولی زمان‌بندی شده روشی برای تحقیق زمان‌بندی ارائه می‌کند که تحلیل و طراحی مدارها و سیستم‌ها را در یک حوزه زمانی و منطقی یکپارچه تسهیل می‌کند. هدف کتاب ارائه ایده مرکزی نمایش اطلاعات منطقی و زمان‌بندی در یک ساختار مشترک، TBFs، و ارائه یک فرم متعارف مناسب برای دستکاری کارآمد است. سپس این روش برای کاربردهای عملی برای ارائه شهود و بینش در مورد موضوع به کار می رود تا بتوان این روش های عمومی را با مسائل مهندسی خاص و همچنین برای ادامه تحقیقات لازم برای افزایش درک این زمینه تطبیق داد. Timed Boolean Functions برای متخصصان درگیر در تحقیقات زمان‌بندی و طراحان دیجیتال نوشته شده است که می‌خواهند درک خود را از جنبه‌های زمان‌بندی مدارهای سرعت بالا افزایش دهند. پیش نیازها پیشینه مشترک در طراحی منطق، الگوریتم های کامپیوتری، بهینه سازی ترکیبی و درجه خاصی از پیچیدگی ریاضی است.


توضیحاتی در مورد کتاب به زبان اصلی :


Timing research in high performance VLSI systems has advanced at a steady pace over the last few years. Tools, however, especially theoretical mechanisms, lag behind. Much of the present timing research relies heavily on timing diagrams, which although intuitive, are inadequate for analysis of large designs with many parameters. Further, timing diagrams offer only approximations, not exact solutions to many timing problems and provide little insight in the cases where temporal properties of a design interact intricately with the design's logical functionalities. Timed Boolean Functions presents a methodology for timing research which facilitates analysis and design of circuits and systems in a unified temporal and logical domain. The goal of the book is to present the central idea of representing logical and timing information in a common structure, TBFs, and to present a canonical form suitable for efficient manipulation. This methodology is then applied to practical applications to provide intuition and insight into the subject so that these general methods can be adapted to specific engineering problems and also to further the research necessary to enhance the understanding of the field. Timed Boolean Functions is written for professionals involved in timing research and digital designers who want to enhance their understanding of the timing aspects of high speed circuits. The prerequisites are a common background in logic design, computer algorithms, combinatorial optimization and a certain degree of mathematical sophistication.



پست ها تصادفی