دسته: فن آوری
دانلود کتاب تایید و اعتبار سنجی در مهندسی سیستم ها: ارزیابی مدل های طراحی UML/SysML بعد از پرداخت مقدور خواهد بود
توضیحات کتاب در بخش جزئیات آمده است و می توانید موارد را مشاهده فرمایید
در صورت ایرانی بودن نویسنده امکان دانلود وجود ندارد و مبلغ عودت داده خواهد شد
نام کتاب : Verification and Validation in Systems Engineering: Assessing UML/SysML Design Models
ویرایش : 1
عنوان ترجمه شده به فارسی : تایید و اعتبار سنجی در مهندسی سیستم ها: ارزیابی مدل های طراحی UML/SysML
سری :
نویسندگان : Mourad Debbabi, Fawzi Hassaïne, Yosr Jarraya, Andrei Soeanu, Luay Alawneh (auth.)
ناشر : Springer-Verlag Berlin Heidelberg
سال نشر : 2010
تعداد صفحات : 267
ISBN (شابک) : 3642152279
زبان کتاب : English
فرمت کتاب : pdf
حجم کتاب : 9 مگابایت
بعد از تکمیل فرایند پرداخت لینک دانلود کتاب ارائه خواهد شد. درصورت ثبت نام و ورود به حساب کاربری خود قادر خواهید بود لیست کتاب های خریداری شده را مشاهده فرمایید.
تأیید و اعتبار سنجی فرآیند مهمی را نشان می دهد که برای ارزیابی کیفیت سیستم های مهندسی شده و انطباق آنها با الزامات تعیین شده در آغاز یا در طول چرخه توسعه مورد استفاده قرار می گیرد.
دبابی و همکارانش در مورد آن تحقیق می کنند. روشها و تکنیکهایی که میتوانند برای تأیید و اعتبارسنجی خودکار مدلهای طراحی مهندسی سیستمها که در زبانهای مدلسازی استاندارد بیان شدهاند، استفاده شوند. ارائه آنها شامل نمای پرنده ای از برجسته ترین زبان های مدل سازی برای نرم افزار و مهندسی سیستم ها، یعنی زبان مدل سازی یکپارچه (UML) و جدیدتر زبان مدل سازی سیستم ها (SysML) است. علاوه بر این، تعدادی از تکنیکهای کمی و کیفی را توضیح میدهد که به طور همافزایی تکنیکهای تأیید خودکار، تجزیه و تحلیل برنامه و روشهای کمی مهندسی نرمافزار قابل اجرا برای مدلهای طراحی توصیفشده در این زبانهای مدلسازی را ترکیب میکنند. هر یک از این تکنیکها با استفاده از یک مطالعه موردی توضیح داده میشوند که فرآیند، نتایج آن و تغییرات ناشی از آن در طراحی سیستم را برجسته میکند.
محققان دانشگاه و صنعت و همچنین دانشجویان متخصص در مهندسی نرمافزار و سیستمها متوجه خواهند شد. در اینجا مروری بر مدرن ترین تکنیک های اعتبار سنجی و تأیید است. به دلیل ارتباط نزدیک آنها با استاندارد UML، رویکردهای ارائه شده برای توسعه نرم افزار صنعتی نیز قابل اجرا هستند.
Verification and validation represents an important process used for the quality assessment of engineered systems and their compliance with the requirements established at the beginning of or during the development cycle.
Debbabi and his coauthors investigate methodologies and techniques that can be employed for the automatic verification and validation of systems engineering design models expressed in standardized modeling languages. Their presentation includes a bird’s eye view of the most prominent modeling languages for software and systems engineering, namely the Unified Modeling Language (UML) and the more recent Systems Modeling Language (SysML). Moreover, it elaborates on a number of quantitative and qualitative techniques that synergistically combine automatic verification techniques, program analysis, and software engineering quantitative methods applicable to design models described in these modeling languages. Each of these techniques is additionally explained using a case study highlighting the process, its results, and resulting changes in the system design.
Researchers in academia and industry as well as students specializing in software and systems engineering will find here an overview of state-of-the-art validation and verification techniques. Due to their close association with the UML standard, the presented approaches are also applicable to industrial software development.